MSI G41M-E43 [78/155] Dram timing mode

MSI G41M-E43 [78/155] Dram timing mode






















     






          




         
        
    
   







Содержание

Das Untermenü zeigt die Information des installierten CPUs CPU Technology Support Drücken Siedle Eingabetaste Enter um das Untermenü autzurufen das die Technologien anzeigt die die angebrachte CPU stützt Intel EIST Die erhöhte Intel SpeedStep Technologie erlaubt Ihnen das Leistungsgrad des Mikroprozessors einzustellen ob der Computer auf Batterie oder Wechselstrom läuft Dieses Figur erscheint nachdem Sie das CPU anbringen das Speedstep Technologie stützen Adjust CPU FSB Frequency MHz Hier können Sie die CPU FSB Frequenz angeben in MHz Adjusted CPU Frequency MHz Zeigt die verstellte Frequenz der CPU FS B x Ratio Nur Anzeige MEMORY Z Drücken Sie die Eingabetaste Enter um das Untermenü aufzurufen DIMM 1 2 Memory SPD Information Drücken Sie die Eingabetaste Enter um das Untermenü aufzurufen das die Informationen angebrachtes Speicheren zeigt Advance DRAM Conflguration Drücken Sie die Eingabetaste Enter um das Untermenü aufzurufen DRAM Timing Mode Wählen Sie aus ob DRAM Timing durch das SPD Serial Presence Detect EEPROM auf dem DRAM Modul gesteuert wird Die Einstellung Auto By SPD ermöglicht die automatische Erkennung des DRAM tmings durch das BIOS auf Basis der Einstellungen im SPD Das Vorwählen Manual eingestellt können Sieden DRAM Timing anpassen CAS Latency CL Lautet die Einstellung unter DRAM Timing Manual können Sie hier die DRAM Timing angeben Hier wird die Verzögerung im Timing in Taktzyklen ein gestellt bevor das SDRAM einen Lesebefehl nach dessen Erhält auszuführen beginnt tRCD Lautet die Einstellung unter DRAM Timing Manual können Sie hier die DRAM Timing angeben Wenn DRAM erneuert wird werden Reihen und Spalten separat adressiert Gestattet es die Anzahl der Zyklen der Verzögerung im Timing einzustellen die zwischen den CAS und RAS Abtastsignalen liegen die verwendet werden wenn der DRAM beschr ieben ausgelesen oder aufgef rischt wird Eine hohe Geschwindigkeit fuhrt zu höherer Leistung während langsamere Geschwindigkeiten einen stabileren Betrieb bieten tRP Lautet die Einstellung unter DRAM Timing Manual können Sie hier die DRAM Timing angeben Legt die Anzahl der Taktzyklen fesL die das Reihenadress ierungssignal Row Address Strobe RAS für eine Vorladung bekommt Wird